Professor an der TU Graz im Bereich Informationssicherheit. Davor leitender Sicherheitsarchitekt für Chipkarten bei Infineon Technologies in München. Förderung des European Research Council. Autor des ersten Lehrbuchs über Power-Analyse-Angriffe und Vorsitzender des CHES Steering Committee, der führenden Konferenz zu Hardwaresicherheit. Forschungsinteressen: alle Aspekte der IoT-Sicherheit, von der Hardware bis Kryptographie und mobiler Sicherheit.